¡@¡@´¹¶ê¥N¤uÀsÀY¥x¿n¹q¬Q¡]11¡^¤é«Å¥¬»PÁÉÆF«ä¡]Xilinx¡^¡B¦w¿Ñ¡] ARM¡^¡B¯qµØ¹q¸£¡]Cadence¡^¦@¦Pµoªí¥þ²yº´Ú¥[³t¾¹±MÄݧ֨ú¤¬³s ¤@P©Ê´ú¸Õ´¹¤ù¡]Cache Coherent Interconnect for Accelerator s¡ACCIX¡^¡A¸Ó´¹¤ù±Ä¥Î¥x¿n¹qªº7©`¦ÌÅ_¦¡³õ®Ä¹q´¹Åé¡]FinFET¡^»s µ{§Þ³N¡A±N©ó2018¦~¥¿¦¡¶q²£¡C
¡@¡@¸Ó´ú¸Õ´¹¤ù¬O´£¨Ñ·§©ÀÅçÃÒªºª¿´¹¤ù¡A®i²{CCIXªº¦U¶µ¥\¯à¡AÃÒ©ú ¦h®Ö¤ß°ª®Ä¯àARM¬[ºc¤¤¥¡³B²z¾¹¡]CPU¡^®Ö¤ß¯à³z¹L¤¬³s¬[ºc©M´¹¤ù ¥~ªº¥iµ{¦¡ÅÞ¿è¹h°}¦C¡]FPGA¡^¥[³t¾¹¦P¨B¹B§@¡C
¡@¡@¥Ñ©ó¹q¤O»PªÅ¶¡ªº«]¡A¸ê®Æ¤¤¤ß¦UºØ¥[³tÀ³¥Îªº»Ý¨D¤]«ùÄòÃk¤É ¡C¹³¬O¤j¼Æ¾Ú¤ÀªR¡B·j´M¡B¾÷¾¹¾Ç²ß¡BµL½u4G¡þ5Gºô¸ô³s½u¡B¥þµ{¦b °O¾ÐÅ餺¹B¦æªº¸ê®Æ®w³B²z¡B¼v¹³¤ÀªR¡B¥H¤Îºô¸ô³B²zµ¥À³¥Î¡A³£¯à ³z¹L¥[³t¾¹¤ÞÀº¨ü¯q¡A¨Ï¸ê®Æ¦b¦U¨t²Î¤¸¥ó¶¡µLÁ_²¾Âà¡CµL½×¸ê®Æ¦s ©ñ¦bþ¸Ì¡ACCIX³£¯à¦b¦U¤¸¥óºÝ¶¶§Q¦s¨ú»P³B²z¸ê®Æ¡A¤£¨ü¸ê®Æ¦s©ñ ¦ì¸mªº¨î¡A¥ç¤£»Ýn½ÆÂøªºµ{¦¡¶}µoÀô¹Ò¡C
¡@¡@CCIX¥i¥R¤À¹B¥Î¬J¦³ªº¦øªA¾¹¤¬³s°ò¦³]¬I¡AÁÙ´£¨Ñ§ó°ªªºÀW¼e¡B §ó§Cªº©µ¿ð¡B¥H¤Î¦@¥Î§Ö¨ú°O¾ÐÅ骺¸ê®Æ¦P¨B©Ê¡C³o¤£¶È¤j´T´£¤É¥[ ³t¾¹ªº¹ê¥Î©Ê¥H¤Î¸ê®Æ¤¤¤ß¥¥xªº¾ãÅé®Ä¯à»P®Ä²v¡A¥ç¯à°§C¤Á¤J²{ ¦³¦øªA¾¹¨t²ÎªºªùÂe¡A¥H¤Î§ïµ½¥[³t¨t²ÎªºÁ`Åé¾Ö¦³¦¨¥»¡]TCO¡^¡C
¡@¡@³o´Ú±Ä¥Î¥x¿n¹q7©`¦Ì»sµ{ªº´ú¸Õ´¹¤ù±N¥HARM³Ì·sDynamIQ CPUs®Ö ¤ß¬°°ò¦¡A¨Ã±Ä¥ÎCMN-600¤¬³s´¹¤ù¤º³¡¶×¬y±Æ¥H¤Î¹êÅ骫²zª¿´¼°] ¡]IP¡^¡C¬°ÅçÃÒ§¹¾ã¤l¨t²Î¡ACadenceÁÙ´£¨ÑÃöÁä¿é¥X¤J°ð¡]I/O¡^¥H ¤Î°O¾ÐÅé¤l¨t²Î¡A¨ä¤¤¥]¬ACCIX IP ¸Ñ¨M¤è®×ªº±±¨î¾¹»P¹êÅé¼h¡BP CIe 4.0/3.0 IP¸Ñ¨M¤è®×ªº±±¨î¾¹»P¹êÅé¼h¡BDDR4¹êÅé¼h¡B¥]¬AI2C ¡BSPI¡BQSPI¦b¤ºªº©PÃäIP¡B¥H¤Î¬ÛÃöªºIPÅX°Ê¾¹¡C
¡@¡@¦X§@ªº¼t°Ó¹B¥ÎCadenceªºÅçÃÒ»P¹êÅé³]p¤u¨ã¹ê²{´ú¸Õ´¹¤ù¡C´ú ¸Õ´¹¤ù³z¹LCCIX´¹¤ù¹ï´¹¤ù¤¬³s¤@P¨ó©w¡A¥i³s½u¨ìÁÉÆF«äªº16©`¦Ì Virtex UltraScale+ FPGA¡C´ú¸Õ´¹¤ù¹wp©ó2018¦~²Ä1©uªì§ë¤ù¡A¶q ²£´¹¤ù¹wq©ó2018¤U¥b¦~¶}©l¥X³f¡C
¡@¡@¥x¿n¹q¬ã¨sµo®i¡þ³]pº[§Þ³N¥¥x°ÆÁ`¸g²z«J¥Ã²Mªí¥Ü¡A¤H¤u´¼¼z »P²`«×¾Ç²ß±N¹ï¥]¬A´CÅé¡B®ø¶O¹q¤l¡B¥H¤ÎÂåÀøµ¥²£·~²£¥Í«¤j½ÄÀ» ¡C¥x¿n¹q³Ì¥ý¶iªº7©`¦ÌFinFET»sµ{§Þ³N´£¨Ñ°ª®Ä¯à»P§C¥\¯Óµ¥§Q¯q ¡A¯àº¡¨¬³o¨Ç¥«³õ¹ï©ó¦UºØ°ª®Ä¯à¹Bºâ¡]HPC¡^À³¥Îªº²£«~»Ý¨D¡C
<ºK¿ý¤u°Ó>
¥Ø«e¦¹ÀɵL¤H¥æ©ö ±¾³æ¿Ô¸ßline½u¤W¸ß»ù

ªÑªF·|°T®§
ºI¦Ü¥Ø«e¬°¤î©|¦³¤½¶}ªÑªF·|°T®§

ªÑªFÅv®§³qª¾
ºI¦Ü¥Ø«e¬°¤î©|¦³¤½¶}ÅvȰT®§